Estudo dos conversores análogo-digitais de alta frequência e implementação de um conversor com estrutura paralela de cinco bits em CMOS.

Detalhes bibliográficos
Ano de defesa: 1990
Autor(a) principal: Soares Junior, João Navarro
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Biblioteca Digitais de Teses e Dissertações da USP
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: https://www.teses.usp.br/teses/disponiveis/3/3140/tde-12122024-150130/
Resumo: Neste trabalho estudamos os conversores análogo-digitais e, em particular, os conversores de estrutura paralela ou flash. Como estamos interessados em conversores para a área de vídeo principalmente, taxa de amostragem superior a 10mhz, e são estes circuitos que mais facilmente alcançam estas taxas, então dedicamos maior atenção a eles. Iniciamos o estudo descrevendo os conversores mais usados. Posteriormente, passamos a analisar detalhes dos conversores flash. Para concluir, analisamos alguns conversores em CMOS e bipolares. No fim do segundo capítulo, tratamos de testes para conversores A/D. Discutimos com profundidade alguns dos métodos mais importantes. A partir deste estudo foi desenvolvido um programa, TCAD, com alguns testes implementados. A parte final do trabalho foi desenvolver um conversor flash de 5 bits, 20mhz de taxa de amostragem e sinal de entrada máximo com 5 mhz de frequência (2v de pico a pico). Ele foi projetado para CMOS 3\'MI\'m, poco p, porta de silício policristalino e um nível de metal. A área que o circuito ocupa e de 2,547 x 1,29 \'MILIMETROS QUADRADOS\'. Pelas simulações devemos ter 3, 9 bits efetivos para 20mhz de taxa de amostragem e entrada de 5mhz, a potência consumida varia entre 58,1mw a 83,2mw (a 20mhz).