Um ADC-SAR em modo de corrente com número reduzido de células de memória

Detalhes bibliográficos
Ano de defesa: 2018
Autor(a) principal: Falleiro, Fellipe Diogo
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal do Rio de Janeiro
Brasil
Instituto Alberto Luiz Coimbra de Pós-Graduação e Pesquisa de Engenharia
Programa de Pós-Graduação em Engenharia Elétrica
UFRJ
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
Link de acesso: http://hdl.handle.net/11422/11609
Resumo: This work presents the development of an ADC-SAR in current mode with reduced amount of memory cells, regardless the conversion`s length. The fully recursive mode of operation implies increasing the sensitivity of the structure. Knowing this, we present some techniques capable of increasing the accuracy of the circuit even after considering the imprecisions caused by charge injections and mismatch. Some results are obtained by simulation and these are used to compare the proposed structure with other structures present in the current literature.