IMPLEMENTAÇÃO DE ARQUITETURA DEDICADA DE FILTRO ADAPTATIVO EM CODIFICAÇÃO HÍBRIDA UTILIZANDO O ALGORITMO LMS

Detalhes bibliográficos
Ano de defesa: 2012
Autor(a) principal: Matzenauer, Mônica Lorea
Orientador(a): Não Informado pela instituição
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Catolica de Pelotas
Informática
BR
Ucpel
Mestrado em Ciência da Computação
Programa de Pós-Graduação: Não Informado pela instituição
Departamento: Não Informado pela instituição
País: Não Informado pela instituição
Palavras-chave em Português:
LMS
Link de acesso: http://tede.ucpel.edu.br:8080/jspui/handle/tede/219
Resumo: Este trabalho tem como proposta a implementação de uma arquitetura de hardware dedicada para o algoritmo LMS (Least Mean Square) de filtragem adaptativa, para o cancelamento de interferências em codificação Híbrida. No esquema utilizado, a partir de um sinal de referência de 60Hz, o algoritmo estima as harmônicas superiores, utilizando esses resultados para o cancelamento da interferência associada ao sinal de interesse. Um dos métodos para a redução da atividade de chaveamento em barramentos de dados que tem sido amplamente utilizado é a codificação de dados. Neste trabalho, a arquitetura de filtragem adaptativa proposta utiliza em seus barramentos de dados a codificação Híbrida, cuja idéia é dividir os operandos em grupos de m bits, codificar cada grupo utilizando o código Gray (que habilita reduções na atividade de chaveamento dentro de cada grupo) e utilizar o comportamento do código Binário para propagar o carry entre os grupos. Dessa forma, são desenvolvidas arquiteturas otimizadas de circuitos multiplicadores array base 2m na codificação Híbrida para a aplicação na arquitetura dedicada de filtro adaptativo. São implementados circuitos multiplicadores array de 18, 23 e 36 bits na codificação Híbrida na base 4 (m=2), bem como um caso particular para a base 8 (m=3). Essas arquiteturas são implementadas em linguagem de descrição de hardware. Os principais resultados mostraram que os multiplicadores Híbridos apresentaram, em alguns casos, menor consumo de potência em relação aos multiplicadores binários. Além disso, foi possível validar e comparar as arquiteturas de filtro adaptativo nas codificações Binária e Híbrida, onde se pôde verificar a eficiência dos filtros para o cancelamento de interferências em ambas as codificações, mostrando-se possível a implementação de um filtro adaptativo em codificação Híbrida