[pt] CONVERSOR TEMPO-DIGITAL
Ano de defesa: | 2005 |
---|---|
Autor(a) principal: | |
Orientador(a): | |
Banca de defesa: | |
Tipo de documento: | Tese |
Tipo de acesso: | Acesso aberto |
Idioma: | por |
Instituição de defesa: |
MAXWELL
|
Programa de Pós-Graduação: |
Não Informado pela instituição
|
Departamento: |
Não Informado pela instituição
|
País: |
Não Informado pela instituição
|
Palavras-chave em Português: | |
Link de acesso: | https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=7448&idi=1 https://www.maxwell.vrac.puc-rio.br/colecao.php?strSecao=resultado&nrSeq=7448&idi=2 http://doi.org/10.17771/PUCRio.acad.7448 |
Resumo: | [pt] É apresentado um projeto para desenvolvimento de um conversor tempo-digital. O projeto baseia-se no uso de um oscilador como clock de referência, acoplado a uma linha de retardo composta por células de retardo discretas. O retardo total da linha é igual ao período do oscilador, de modo que a cada ciclo apenas um pulso se propaga através da linha. A medida de intervalos de tempo é composta pelo registro da contagem do número de pulsos do oscilador durante o intervalo, mas uma estimativa fina obtida a partir da posição do pulso na linha de retardo no momento de incidência dos sinais delimitadores do intervalo medido. Um estudo detalhado da linha de retardo é mostrado, indicando sua aplicabilidade para a tarefa em questão. Deste estudo fica clara a necessidade de se prever um circuito de acionamento (driver) que realize a interface entre a linha de retardo e os circuitos digitais. Este drive é projetado e testado. Simulações do circuito completo (oscilador, linha reta de retardo, drivers, registrador, codificador e contador) são feitas, demostrando a viabilidade do projeto. Para a implementação do conversor, foram utilizadas uma placa de circuito impresso com quatro camadas e uma interface de aquisição de dados. |