Lineariza??o adaptativa por alimenta??o direta de amplificadores de pot?ncia empregando FPGA

Detalhes bibliográficos
Ano de defesa: 2007
Autor(a) principal: Pereira, Orlando dos Reis lattes
Orientador(a): Fasolo, Sandro Adriano lattes
Banca de defesa: Prado, Pedro Paulo Leite do lattes, Pereira, Wilton Ney do Amaral lattes, Fasolo, Sandro Adriano lattes
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Instituto Nacional de Telecomunica??es
Programa de Pós-Graduação: Mestrado em Engenharia de Telecomunica??es
Departamento: Instituto Nacional de Telecomunica??es
País: Brasil
Palavras-chave em Português:
Área do conhecimento CNPq:
Link de acesso: http://tede.inatel.br:8080/tede/handle/tede/47
Resumo: This dissertation presented the implementation in FPGA of a feeddorward amplifier for two sinusoidal input signals in 7 MHz. The blocks were developped with Simulink, using Xilinx System Generator blocks. The optimization software implemented in VHDL is an adaptation of the original Hooke and Jeeves algorithm. The error loop results approximated very well the expected data, proving the efficiency of our adaptative system.