Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis
| Main Author: | |
|---|---|
| Publication Date: | 2013 |
| Format: | Bachelor thesis |
| Language: | por |
| Source: | Repositório Institucional da Udesc |
| Download full: | https://repositorio.udesc.br/handle/UDESC/12923 |
Summary: | A evolução de circuitos lógicos programáveis e a necessidade da otimização dos circuitos de potência favorecem a aplicação dos FPGA's (Field Programmable Gate Array) em conversores multiníveis estudados na área de eletrônica de potência. Este trabalho apresenta estratégias de modulação PWM (Pulse Width Modulation) que podem ser descritas por uma linguagem de programação. O FPGA formará um conjunto lógico digital através dessa linguagem descrita, que no caso é utilizada a linguagem VHDL (Very High Speed Integrated Circuit Hardware Description Language). Por sua vez, esse conjunto realizará a comutação das chaves de conversores multiníveis. Outro objetivo deste trabalho é ser uma fonte de pesquisa e auxílio para futuros trabalhos que utilizem circuitos lógicos programáveis em conversores multiníveis. O funcionamento de conversores multiníveis, o compreendimento das diversas técnicas de modulação por largura de pulsos, a apresentação em passos da programação de um FPGA e a sua posterior implementação em conversores multiníveis são tratados no trabalho. |
| id |
UDESC-2_1ab5385b89db6219eec021bd29f4630c |
|---|---|
| oai_identifier_str |
oai:repositorio.udesc.br:UDESC/12923 |
| network_acronym_str |
UDESC-2 |
| network_name_str |
Repositório Institucional da Udesc |
| repository_id_str |
6391 |
| spelling |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveisEngenharia elétricaVHDL (Linguagem descritiva de hardware)Circuitos lógicosEletrônica de potênciaA evolução de circuitos lógicos programáveis e a necessidade da otimização dos circuitos de potência favorecem a aplicação dos FPGA's (Field Programmable Gate Array) em conversores multiníveis estudados na área de eletrônica de potência. Este trabalho apresenta estratégias de modulação PWM (Pulse Width Modulation) que podem ser descritas por uma linguagem de programação. O FPGA formará um conjunto lógico digital através dessa linguagem descrita, que no caso é utilizada a linguagem VHDL (Very High Speed Integrated Circuit Hardware Description Language). Por sua vez, esse conjunto realizará a comutação das chaves de conversores multiníveis. Outro objetivo deste trabalho é ser uma fonte de pesquisa e auxílio para futuros trabalhos que utilizem circuitos lógicos programáveis em conversores multiníveis. O funcionamento de conversores multiníveis, o compreendimento das diversas técnicas de modulação por largura de pulsos, a apresentação em passos da programação de um FPGA e a sua posterior implementação em conversores multiníveis são tratados no trabalho.Heerdt, Joselito AnastácioVeiga, Hallan William2025-01-24T18:33:21Z2013info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/bachelorThesis87 f.application/pdfVEIGA, Hallan William. <b>Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis</b>. 2025. Monografia (Curso de Engenharia Elétrica) - Udesc, 2013. Disponível em: https://repositorio.udesc.br/handle/UDESC/12923. Acesso em: insira aqui a data de acesso ao material. Ex: 18 fev. 2025.https://repositorio.udesc.br/handle/UDESC/12923Attribution-NonCommercial-ShareAlike 4.0 Brazilhttp://creativecommons.org/licenses/by-nc-sa/4.0/br/info:eu-repo/semantics/openAccessporreponame:Repositório Institucional da Udescinstname:Universidade do Estado de Santa Catarina (UDESC)instacron:UDESC2025-01-25T06:29:55Zoai:repositorio.udesc.br:UDESC/12923Biblioteca Digital de Teses e Dissertaçõeshttps://pergamumweb.udesc.br/biblioteca/index.phpPRIhttps://repositorio-api.udesc.br/server/oai/requestri@udesc.bropendoar:63912025-01-25T06:29:55Repositório Institucional da Udesc - Universidade do Estado de Santa Catarina (UDESC)false |
| dc.title.none.fl_str_mv |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| title |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| spellingShingle |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis Veiga, Hallan William Engenharia elétrica VHDL (Linguagem descritiva de hardware) Circuitos lógicos Eletrônica de potência |
| title_short |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| title_full |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| title_fullStr |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| title_full_unstemmed |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| title_sort |
Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis |
| author |
Veiga, Hallan William |
| author_facet |
Veiga, Hallan William |
| author_role |
author |
| dc.contributor.none.fl_str_mv |
Heerdt, Joselito Anastácio |
| dc.contributor.author.fl_str_mv |
Veiga, Hallan William |
| dc.subject.por.fl_str_mv |
Engenharia elétrica VHDL (Linguagem descritiva de hardware) Circuitos lógicos Eletrônica de potência |
| topic |
Engenharia elétrica VHDL (Linguagem descritiva de hardware) Circuitos lógicos Eletrônica de potência |
| description |
A evolução de circuitos lógicos programáveis e a necessidade da otimização dos circuitos de potência favorecem a aplicação dos FPGA's (Field Programmable Gate Array) em conversores multiníveis estudados na área de eletrônica de potência. Este trabalho apresenta estratégias de modulação PWM (Pulse Width Modulation) que podem ser descritas por uma linguagem de programação. O FPGA formará um conjunto lógico digital através dessa linguagem descrita, que no caso é utilizada a linguagem VHDL (Very High Speed Integrated Circuit Hardware Description Language). Por sua vez, esse conjunto realizará a comutação das chaves de conversores multiníveis. Outro objetivo deste trabalho é ser uma fonte de pesquisa e auxílio para futuros trabalhos que utilizem circuitos lógicos programáveis em conversores multiníveis. O funcionamento de conversores multiníveis, o compreendimento das diversas técnicas de modulação por largura de pulsos, a apresentação em passos da programação de um FPGA e a sua posterior implementação em conversores multiníveis são tratados no trabalho. |
| publishDate |
2013 |
| dc.date.none.fl_str_mv |
2013 2025-01-24T18:33:21Z |
| dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
| dc.type.driver.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
| format |
bachelorThesis |
| status_str |
publishedVersion |
| dc.identifier.uri.fl_str_mv |
VEIGA, Hallan William. <b>Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis</b>. 2025. Monografia (Curso de Engenharia Elétrica) - Udesc, 2013. Disponível em: https://repositorio.udesc.br/handle/UDESC/12923. Acesso em: insira aqui a data de acesso ao material. Ex: 18 fev. 2025. https://repositorio.udesc.br/handle/UDESC/12923 |
| identifier_str_mv |
VEIGA, Hallan William. <b>Programação VHDL de dispositivo FPGA para aplicação em modulação PWM senoidal de conversores multiníveis</b>. 2025. Monografia (Curso de Engenharia Elétrica) - Udesc, 2013. Disponível em: https://repositorio.udesc.br/handle/UDESC/12923. Acesso em: insira aqui a data de acesso ao material. Ex: 18 fev. 2025. |
| url |
https://repositorio.udesc.br/handle/UDESC/12923 |
| dc.language.iso.fl_str_mv |
por |
| language |
por |
| dc.rights.driver.fl_str_mv |
Attribution-NonCommercial-ShareAlike 4.0 Brazil http://creativecommons.org/licenses/by-nc-sa/4.0/br/ info:eu-repo/semantics/openAccess |
| rights_invalid_str_mv |
Attribution-NonCommercial-ShareAlike 4.0 Brazil http://creativecommons.org/licenses/by-nc-sa/4.0/br/ |
| eu_rights_str_mv |
openAccess |
| dc.format.none.fl_str_mv |
87 f. application/pdf |
| dc.source.none.fl_str_mv |
reponame:Repositório Institucional da Udesc instname:Universidade do Estado de Santa Catarina (UDESC) instacron:UDESC |
| instname_str |
Universidade do Estado de Santa Catarina (UDESC) |
| instacron_str |
UDESC |
| institution |
UDESC |
| reponame_str |
Repositório Institucional da Udesc |
| collection |
Repositório Institucional da Udesc |
| repository.name.fl_str_mv |
Repositório Institucional da Udesc - Universidade do Estado de Santa Catarina (UDESC) |
| repository.mail.fl_str_mv |
ri@udesc.br |
| _version_ |
1848168407178936320 |