Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C

Bibliographic Details
Main Author: Almeida, Pedro
Publication Date: 2003
Other Authors: Almeida, Manuel
Format: Article
Language: por
Source: Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
Download full: https://proa.ua.pt/index.php/revdeti/article/view/17811
Summary: This paper describes an FPGA-based circuit that implements four arithmetical operations (+, -, *, /) and interacts with a monitor and a mouse attached to the FPGA.Functionality of the circuit has been described in Handel-C, which is a system-level specification language, developed by Celoxica. The Handel-C specification was verified in Celoxica DK1 design suite and translated to EDIF file that was converted in Xilinx ISE 5.1 environment to a bitstream for FPGA. The designed circuit was tested in FPGA Spartan-II XC2S200, which is a primary reconfigurable component of RC100 board supplied by Celoxica. The paper demonstrates some additional opportunities of Handel-C and DK1, such as generation of a synthesizable VHDL code.
id RCAP_f30c7c9350d686d596c243eac03d2eb0
oai_identifier_str oai:proa.ua.pt:article/17811
network_acronym_str RCAP
network_name_str Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
repository_id_str https://opendoar.ac.uk/repository/7160
spelling Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-CThis paper describes an FPGA-based circuit that implements four arithmetical operations (+, -, *, /) and interacts with a monitor and a mouse attached to the FPGA.Functionality of the circuit has been described in Handel-C, which is a system-level specification language, developed by Celoxica. The Handel-C specification was verified in Celoxica DK1 design suite and translated to EDIF file that was converted in Xilinx ISE 5.1 environment to a bitstream for FPGA. The designed circuit was tested in FPGA Spartan-II XC2S200, which is a primary reconfigurable component of RC100 board supplied by Celoxica. The paper demonstrates some additional opportunities of Handel-C and DK1, such as generation of a synthesizable VHDL code.Este artigo descreve um circuito baseado numa FPGA (Field Programmable Gate Array) que implementa quatro operações aritméticas (+, -, *, / ) e que interage com um monitor e com um rato ligados à FPGA. A especificação do circuito foi feita em Handel-C, que é uma linguagem de alto nível desenvolvida pela Celoxica. Esta especificação em Handel-C foi verificada no ambiente Celoxica DK1 DesignSuite e compilada para um ficheiro EDIF que por sua vez foi convertido num “bitstream” para FPGA no ambiente Xilinx ISE 5.1. O circuito especificado foi testado na FPGA da família Spartan-II XC2S200 que é o componente reconfigurável principal da placa RC100 fornecida pela Celoxica. Este artigo mostra algumas das potencialidades do Handel-C e DK1, tal como a possibilidade de compilação para o código VHDL.UA Editora2003-01-01T00:00:00Zjournal articleinfo:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionapplication/pdfhttps://proa.ua.pt/index.php/revdeti/article/view/17811oai:proa.ua.pt:article/17811Eletrónica e Telecomunicações; Vol 3 No 8 (2003); 765-769Eletrónica e Telecomunicações; vol. 3 n.º 8 (2003); 765-7692182-97721645-0493reponame:Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)instname:FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologiainstacron:RCAAPporhttps://proa.ua.pt/index.php/revdeti/article/view/17811https://proa.ua.pt/index.php/revdeti/article/view/17811/12768Almeida, PedroAlmeida, Manuelinfo:eu-repo/semantics/openAccess2022-09-26T11:00:19Zoai:proa.ua.pt:article/17811Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireinfo@rcaap.ptopendoar:https://opendoar.ac.uk/repository/71602025-05-28T10:29:52.770028Repositórios Científicos de Acesso Aberto de Portugal (RCAAP) - FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologiafalse
dc.title.none.fl_str_mv Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
title Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
spellingShingle Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
Almeida, Pedro
title_short Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
title_full Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
title_fullStr Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
title_full_unstemmed Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
title_sort Desenvolvimento de um circuito aritmético a partir da sua especificação em Handel-C
author Almeida, Pedro
author_facet Almeida, Pedro
Almeida, Manuel
author_role author
author2 Almeida, Manuel
author2_role author
dc.contributor.author.fl_str_mv Almeida, Pedro
Almeida, Manuel
description This paper describes an FPGA-based circuit that implements four arithmetical operations (+, -, *, /) and interacts with a monitor and a mouse attached to the FPGA.Functionality of the circuit has been described in Handel-C, which is a system-level specification language, developed by Celoxica. The Handel-C specification was verified in Celoxica DK1 design suite and translated to EDIF file that was converted in Xilinx ISE 5.1 environment to a bitstream for FPGA. The designed circuit was tested in FPGA Spartan-II XC2S200, which is a primary reconfigurable component of RC100 board supplied by Celoxica. The paper demonstrates some additional opportunities of Handel-C and DK1, such as generation of a synthesizable VHDL code.
publishDate 2003
dc.date.none.fl_str_mv 2003-01-01T00:00:00Z
dc.type.driver.fl_str_mv journal article
info:eu-repo/semantics/article
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
format article
status_str publishedVersion
dc.identifier.uri.fl_str_mv https://proa.ua.pt/index.php/revdeti/article/view/17811
oai:proa.ua.pt:article/17811
url https://proa.ua.pt/index.php/revdeti/article/view/17811
identifier_str_mv oai:proa.ua.pt:article/17811
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv https://proa.ua.pt/index.php/revdeti/article/view/17811
https://proa.ua.pt/index.php/revdeti/article/view/17811/12768
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.publisher.none.fl_str_mv UA Editora
publisher.none.fl_str_mv UA Editora
dc.source.none.fl_str_mv Eletrónica e Telecomunicações; Vol 3 No 8 (2003); 765-769
Eletrónica e Telecomunicações; vol. 3 n.º 8 (2003); 765-769
2182-9772
1645-0493
reponame:Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
instname:FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
instacron:RCAAP
instname_str FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
instacron_str RCAAP
institution RCAAP
reponame_str Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
collection Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
repository.name.fl_str_mv Repositórios Científicos de Acesso Aberto de Portugal (RCAAP) - FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
repository.mail.fl_str_mv info@rcaap.pt
_version_ 1833590913910177792