Circuito de leitura digital para MEMS capacitivos

Detalhes bibliográficos
Autor(a) principal: Morais, Pedro Nuno Magalhães Morgado
Data de Publicação: 2013
Tipo de documento: Dissertação
Idioma: por
Título da fonte: Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
Texto Completo: http://hdl.handle.net/1822/40050
Resumo: Dissertação de mestrado integrado em Engenharia Eletrónica Industrial e Computadores
id RCAP_69efd746c3d0010cf1499a41089d3dc4
oai_identifier_str oai:repositorium.sdum.uminho.pt:1822/40050
network_acronym_str RCAP
network_name_str Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
repository_id_str https://opendoar.ac.uk/repository/7160
spelling Circuito de leitura digital para MEMS capacitivosDigital readout circuit for capacitive MEMSMEMSAmplificador lock-inFPGACircuito de leitura capacitivoMultiplicador digitalLock-in amplifierReadout circuitDigital mixerEngenharia e Tecnologia::Engenharia Eletrotécnica, Eletrónica e InformáticaDissertação de mestrado integrado em Engenharia Eletrónica Industrial e ComputadoresO trabalho realizado nesta dissertação visa melhorar a performance de circuitos de leitura de capacidades implementados com componentes discretos através da substituição de grande parte deles por módulos digitais implementados numa FPGA. Neste sentido, o trabalho realizado durante esta dissertação passou pela substituição da maior parte dos componentes analógicos encontrados no circuito de leitura para MEMS (Micro-Electro-Mechanical Systems) capacitivos, em particular o amplificador lock-in analógico usado para medir os deslocamentos capacitivos de estruturas MEMS. Sendo que o princípio do amplificador lock-in é conhecido pela sua alta performance, este quando implementado com componentes discretos apresenta níveis de ruído elevados devido às capacidades parasitas. Com este trabalho espera-se aumentar a performance de circuitos de leitura de MEMS capacitivos, melhorando os níveis de ruído, aumentando a sua flexibilidade e a sua integração. Além disso, espera-se no final ter um circuito de menores dimensões. Grande parte deste trabalho passou pelo desenvolvimento, implementação e teste dos vários módulos digitais. A linguagem utilizada no desenvolvimento destes módulos foi o Verilog HDL, que posteriormente foi implementado numa FPGA da Altera. No final, e depois de testados os módulos e comparados os resultados com os dos circuitos analógicos, o circuito foi integrado com uma estrutura MEMS, e caracterizou-se o sistema de leitura.This work aims at improving the performance of capacitive readout circuits implemented using discrete components by replacing most of them with digital modules implemented in a FPGA. Therefore, the components found in analog reading circuits for capacitive MEMS (Micro-Electro-Mechanical Systems) were replaced by digital equivalents, in particular the analog lock-in amplifier used for measuring the displacements of capacitive MEMS structures. Since the principle of the lock-in amplifier is known for its high performance, its implementation with discrete components tends to introduce high levels of noise due to parasitic capacities. The work presented is expected to increase the performance of reading circuits of capacitive MEMS, improving the noise levels, increasing their flexibility and integration. A circuit with smaller dimensions is also expected. The work presented includes the development, implementation and testing of several digital modules. The language used in the development of these modules was Verilog HDL, and was implemented in an Altera FPGA. After implementation, the modules were tested and the results compared with the analogue circuits. Finally the readout circuit was integrated with the MEMS structure, and the system was characterized.Rocha, Luís Alexandre MachadoCabral, JorgeUniversidade do MinhoMorais, Pedro Nuno Magalhães Morgado20132013-01-01T00:00:00Zinfo:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfhttp://hdl.handle.net/1822/40050porinfo:eu-repo/semantics/openAccessreponame:Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)instname:FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologiainstacron:RCAAP2024-05-11T06:57:23Zoai:repositorium.sdum.uminho.pt:1822/40050Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireinfo@rcaap.ptopendoar:https://opendoar.ac.uk/repository/71602025-05-28T16:10:05.373598Repositórios Científicos de Acesso Aberto de Portugal (RCAAP) - FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologiafalse
dc.title.none.fl_str_mv Circuito de leitura digital para MEMS capacitivos
Digital readout circuit for capacitive MEMS
title Circuito de leitura digital para MEMS capacitivos
spellingShingle Circuito de leitura digital para MEMS capacitivos
Morais, Pedro Nuno Magalhães Morgado
MEMS
Amplificador lock-in
FPGA
Circuito de leitura capacitivo
Multiplicador digital
Lock-in amplifier
Readout circuit
Digital mixer
Engenharia e Tecnologia::Engenharia Eletrotécnica, Eletrónica e Informática
title_short Circuito de leitura digital para MEMS capacitivos
title_full Circuito de leitura digital para MEMS capacitivos
title_fullStr Circuito de leitura digital para MEMS capacitivos
title_full_unstemmed Circuito de leitura digital para MEMS capacitivos
title_sort Circuito de leitura digital para MEMS capacitivos
author Morais, Pedro Nuno Magalhães Morgado
author_facet Morais, Pedro Nuno Magalhães Morgado
author_role author
dc.contributor.none.fl_str_mv Rocha, Luís Alexandre Machado
Cabral, Jorge
Universidade do Minho
dc.contributor.author.fl_str_mv Morais, Pedro Nuno Magalhães Morgado
dc.subject.por.fl_str_mv MEMS
Amplificador lock-in
FPGA
Circuito de leitura capacitivo
Multiplicador digital
Lock-in amplifier
Readout circuit
Digital mixer
Engenharia e Tecnologia::Engenharia Eletrotécnica, Eletrónica e Informática
topic MEMS
Amplificador lock-in
FPGA
Circuito de leitura capacitivo
Multiplicador digital
Lock-in amplifier
Readout circuit
Digital mixer
Engenharia e Tecnologia::Engenharia Eletrotécnica, Eletrónica e Informática
description Dissertação de mestrado integrado em Engenharia Eletrónica Industrial e Computadores
publishDate 2013
dc.date.none.fl_str_mv 2013
2013-01-01T00:00:00Z
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.driver.fl_str_mv info:eu-repo/semantics/masterThesis
format masterThesis
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/1822/40050
url http://hdl.handle.net/1822/40050
dc.language.iso.fl_str_mv por
language por
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
instname:FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
instacron:RCAAP
instname_str FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
instacron_str RCAAP
institution RCAAP
reponame_str Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
collection Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
repository.name.fl_str_mv Repositórios Científicos de Acesso Aberto de Portugal (RCAAP) - FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
repository.mail.fl_str_mv info@rcaap.pt
_version_ 1833595778455568384