Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5

Bibliographic Details
Main Author: Samir Young Jun Zampiva
Publication Date: 2015
Format: Master thesis
Source: Portal de Dados Abertos da CAPES
Download full: https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=2352806
id BRCRIS_1b0feea8002c7d03775e35cfd72b9e1a
network_acronym_str CAPES
network_name_str Portal de Dados Abertos da CAPES
dc.title.pt-BR.fl_str_mv Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
title Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
spellingShingle Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
Sistemas Embarcados
Embedded Systems
Samir Young Jun Zampiva
title_short Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
title_full Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
title_fullStr Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
title_full_unstemmed Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
title_sort Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5
topic Sistemas Embarcados
Embedded Systems
publishDate 2015
format masterThesis
url https://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=2352806
author_role author
author Samir Young Jun Zampiva
author_facet Samir Young Jun Zampiva
dc.contributor.authorLattes.fl_str_mv http://lattes.cnpq.br/6232167719416009
dc.contributor.advisor1.fl_str_mv FABIANO PASSUELO HESSEL
dc.contributor.advisor1Lattes.fl_str_mv http://lattes.cnpq.br/4842733764531027
dc.contributor.advisor1orcid.por.fl_str_mv https://orcid.org/0000-0002-5473-9199
dc.publisher.none.fl_str_mv PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SUL
publisher.none.fl_str_mv PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SUL
instname_str PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SUL
dc.publisher.program.fl_str_mv CIÊNCIA DA COMPUTAÇÃO
dc.description.course.none.fl_txt_mv CIÊNCIA DA COMPUTAÇÃO
reponame_str Portal de Dados Abertos da CAPES
collection Portal de Dados Abertos da CAPES
spelling CAPESPortal de Dados Abertos da CAPESUm Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5Sistemas Embarcados2015masterThesishttps://sucupira.capes.gov.br/sucupira/public/consultas/coleta/trabalhoConclusao/viewTrabalhoConclusao.jsf?popup=true&id_trabalho=2352806authorSamir Young Jun Zampivahttp://lattes.cnpq.br/6232167719416009FABIANO PASSUELO HESSELhttp://lattes.cnpq.br/4842733764531027https://orcid.org/0000-0002-5473-9199PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SULPONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SULPONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SULCIÊNCIA DA COMPUTAÇÃOCIÊNCIA DA COMPUTAÇÃOPortal de Dados Abertos da CAPESPortal de Dados Abertos da CAPES
identifier_str_mv Zampiva, Samir Young Jun. Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5. 2015. Tese.
dc.identifier.citation.fl_str_mv Zampiva, Samir Young Jun. Um Hypervisor com Suporte a Tempo-Real para a Arquitetura MIPS32R5. 2015. Tese.
_version_ 1741885397483388928