Ano de defesa: |
1998 |
Autor(a) principal: |
Onodera, Cássio Agnaldo |
Orientador(a): |
Não Informado pela instituição |
Banca de defesa: |
Não Informado pela instituição |
Tipo de documento: |
Dissertação
|
Tipo de acesso: |
Acesso aberto |
Idioma: |
por |
Instituição de defesa: |
Biblioteca Digitais de Teses e Dissertações da USP
|
Programa de Pós-Graduação: |
Não Informado pela instituição
|
Departamento: |
Não Informado pela instituição
|
País: |
Não Informado pela instituição
|
Palavras-chave em Português: |
|
Link de acesso: |
https://www.teses.usp.br/teses/disponiveis/3/3140/tde-14102024-075940/
|
Resumo: |
Com o crescente uso de aparelhos eletrônicos portáteis, tais como computadores e telefones celulares, tem ocorrido um grande aumento de interesse nos aspectos ligados ao consumo de potência, particularmente, em técnicas de redução e em estimativas de consumo de potência em projeto de circuitos integrados. Neste trabalho, foi feito um estudo das principais técnicas de otimização e para estimativa de consumo de potência existentes para circuitos com tecnologia CMOS, principalmente associadas à síntese de alto nível. Das técnicas existentes de estimativas de consumo de potência em síntese de alto nível decidiu-se implementar a metodologia do sistema PDSS baseada em simulação do circuito em alto nível com um conjunto de entradas típicas. A ferramenta de estimativa de consumo de potência foi implementada com a base de dados OCT junto ao sistema de síntese de alto nível HYPER. Foram realizadas algumas experiências com a ferramenta desenvolvida e comparações com outros instrumentos de estimativa já exixtentes no HYPER. A análise dos resultados mostra o bom desempenho do sistema implementado. |
---|