Detalhes bibliográficos
Ano de defesa: |
2015 |
Autor(a) principal: |
Bender, Isis Duarte |
Orientador(a): |
Balen, Tiago Roberto |
Banca de defesa: |
Não Informado pela instituição |
Tipo de documento: |
Dissertação
|
Tipo de acesso: |
Acesso aberto |
Idioma: |
por |
Instituição de defesa: |
Não Informado pela instituição
|
Programa de Pós-Graduação: |
Não Informado pela instituição
|
Departamento: |
Não Informado pela instituição
|
País: |
Não Informado pela instituição
|
Palavras-chave em Português: |
|
Palavras-chave em Inglês: |
|
Link de acesso: |
http://hdl.handle.net/10183/131040
|
Resumo: |
Este trabalho apresenta estudos voltados ao teste de Amplificadores Diferenciais. No primeiro momento, por meio de simulações SPICE, falhas catastróficas são injetadas em dois Amplificadores Diferenciais, projetados para uma tecnologia CMOS de 0,5m com configurações complementares, a fim de comprovar a ocorrência de variações nas tensões DC dos nós do circuito sob teste à medida que há injeções de falhas no mesmo. Também se faz análises preliminares dos resultados para verificar a possibilidade de diagnosticar as falhas através de assinaturas compostas pela digitalização (em um bit) dos valores DC dos nós do circuito sob teste. Posteriormente, é desenvolvida uma metodologia de teste simples e com baixo custo, aplicável a Amplificadores Totalmente Diferenciais. Considerando a necessidade do Circuito de Realimentação de Modo Comum para manter o controle do modo comum das saídas, é proposta a reutilização deste circuito como verificador, possibilitando a observação de falhas ocorridas tanto no Amplificador quanto no próprio bloco de CMFB. Falhas catastróficas e paramétricas são injetadas, por simulação, em dois amplificadores totalmente diferenciais, um projetado em 180nm e outro em 130nm. Testes DC e transientes são realizados e a cobertura de falhas é avaliada. Os resultados das simulações apontam boa cobertura de falhas, enquanto apenas os sinais de realimentação de modo comum precisam ser monitorados. Dessa forma é proposta uma estratégia de teste que apresenta um baixo custo e uma baixa sobrecarga de área do circuito. |