Detalhes bibliográficos
Ano de defesa: |
2018 |
Autor(a) principal: |
Soares, Antonio Wallace Antunes |
Orientador(a): |
Catunda, Sebastian Yuri Cavalcanti |
Banca de defesa: |
Não Informado pela instituição |
Tipo de documento: |
Tese
|
Tipo de acesso: |
Acesso aberto |
Idioma: |
por |
Instituição de defesa: |
Não Informado pela instituição
|
Programa de Pós-Graduação: |
PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA E DE COMPUTAÇÃO
|
Departamento: |
Não Informado pela instituição
|
País: |
Brasil
|
Palavras-chave em Português: |
|
Área do conhecimento CNPq: |
|
Link de acesso: |
https://repositorio.ufrn.br/jspui/handle/123456789/26770
|
Resumo: |
Diversas aplicações na área de instrumentação requerem sistemas de aquisição de sinais com média taxa de conversão e média para alta resolução, entre elas, estão as Matrizes Multieletrodos (MEA). As MEA fabricadas sobre circuitos integrados de tecnologia CMOS padrão têm propiciado o estudo de diversos tipos de culturas de células, permitindo o estímulo e registro das atividades elétricas das células in vitro. Com o avanço da tecnologia CMOS, o processamento dos sinais biomédicos que, em sua maioria, é complexo, torna a realização do mesmo no domínio digital cada vez mais adequado. Portanto, blocos básicos como os Conversores Analógico Digital (ADC) são essenciais para realizar a interface em sistemas de sinais mistos. Desta forma, este trabalho propõe o projeto de um ADC a ser empregado no sistema de aquisição de sinais biomédicos multicanais, seguindo a metodologia de projeto top-down para concepção de Circuitos Integrados (CI). A arquitetura do ADC consiste em conversor Sigma Delta Incremental (Σ∆I), o qual alia a característica de alta precisão dos moduladores Σ∆ tradicionais, com a vantagem da conversão amostra por amostra dos conversores de Nyquist, se tornando adequado para aplicações multicanais com sinais multiplexados no tempo. O modulador e o filtro digital que compõem o ADC Σ∆I consistem das topologias single-loop Cascaded-Integrator FeedForward (CIFF) e Cascade-of-Integrator (CoI), respectivamente, ambas de quarta ordem. O modulador foi implementado em Tempo Discreto (DT), utilizando a técnica a Capacitores Chaveados (SC). Os circuitos foram projetados utilizando a tecnologia CMOS padrão de 0.18 µm da TSMC e os resultados apresentados foram obtidos a partir de simulações pós layout, PVT e Monte Carlo. |