Estimação rápida do ângulo do salto de fase para melhorar o tempo de convergência do GDSC-PLL

Detalhes bibliográficos
Ano de defesa: 2018
Autor(a) principal: ANDRADE, Daniel Soares dos Santos
Orientador(a): NEVES, Francisco de Assis dos Santos
Banca de defesa: Não Informado pela instituição
Tipo de documento: Dissertação
Tipo de acesso: Acesso aberto
Idioma: por
Instituição de defesa: Universidade Federal de Pernambuco
Programa de Pós-Graduação: Programa de Pos Graduacao em Engenharia Eletrica
Departamento: Não Informado pela instituição
País: Brasil
Palavras-chave em Português:
Link de acesso: https://repositorio.ufpe.br/handle/123456789/34000
Resumo: Foi desenvolvido nesta dissertação um algoritmo para, a partir da medição dos valores instantâneos de cada fase de um sinal trifásico, obter a magnitude e a posição angular do vetor espacial correspondente à componente fundamental de sequência positiva. Como ponto de partida, utilizou-se o A-GDSC-PLL, que utiliza o GDSC como pré-filtro do sistema e acrescentando-se a compensação de salto de fase. Este esquema integra um detector de salto de fase, um estimador de ângulo e um compensador de fase. O detector monitora a diferença de fase entre os vetores espaciais na saída do GDSC atual e um ciclo atrasado. O estimador de ângulo é baseado no comportamento transitório do GDSC. Já o compensador corrige a fase do vetor espacial transitório, na saída do GDSC. O SRF-PLL foi modificado para aumentar o desempenho. Seu controlador PI é chaveado para um controlador P deadbeat, quando o ângulo de salto estimado estabiliza. A adaptabilidade em frequência, baseou-se no A-GDSC-PLL e teve a transformada wavelet incorporada para aumentar o desempenho, quando o sinal em processamento não estiver na frequência nominal. Após as simulações de diversas condições operacionais do sistema elétrico, os resultados obtidos mostraram que o A-GDSC-PLL com compensação de salto de fase diminui o tempo de convergência após o salto em cerca de 50%.