Detalhes bibliográficos
Ano de defesa: |
2011 |
Autor(a) principal: |
GUERRERO, Carlos Alberto Villegas |
Orientador(a): |
Não Informado pela instituição |
Banca de defesa: |
Não Informado pela instituição |
Tipo de documento: |
Dissertação
|
Tipo de acesso: |
Acesso aberto |
Idioma: |
por |
Instituição de defesa: |
Não Informado pela instituição
|
Programa de Pós-Graduação: |
Programa de Pós-Graduação: Mestrado - Engenharia Elétrica
|
Departamento: |
IESTI - Instituto de Engenharia de Sistemas e Tecnologia da Informação
|
País: |
Não Informado pela instituição
|
Link de acesso: |
https://repositorio.unifei.edu.br/jspui/handle/123456789/1326
|
Resumo: |
Este trabalho de dissertação propõe dois circuitos de teste para esquemas de teleproteção DCB (Directional Comparison Blocking) utilizando o Simulador Digital em Tempo Real (RTDS – Real Time Digital Simulator). A metodologia aplicada é baseada na modelagem de esquemas de controle, que ao serem operados em tempo real, podem interagir com os esquemas lógicos de teleproteção dos relés utilizados. Cada circuito de teste propõe técnicas diferentes de funcionamento. O primeiro emprega nas interfaces do esquema de teleproteção, as típicas entradas e saídas binárias dos dispositivos envolvidos. O segundo implementa as mesmas interfaces através da configuração de mensagens GOOSE, aplicando os aspectos relevantes do padrão IEC 61850. Ambos os circuitos são avaliados em tempo real através de simulações no módulo RunTime do programa RSCAD, o software do RTDS. Vários tipos de faltas são aplicados com o intuito de verificar o desempenho do esquema de teleproteção. A comparação dos resultados obtidos nos testes aplicando interface convencional e GOOSE mostrará o impacto do padrão IEC 61850 nos esquemas de teleproteção. |