Desenvolvimento de uma estação de rede MAP para a automação industrial.
Ano de defesa: | 1990 |
---|---|
Autor(a) principal: | |
Orientador(a): | |
Banca de defesa: | |
Tipo de documento: | Dissertação |
Tipo de acesso: | Acesso aberto |
Idioma: | por |
Instituição de defesa: |
Universidade Federal de Campina Grande
Brasil Centro de Engenharia Elétrica e Informática - CEEI PÓS-GRADUAÇÃO EM CIÊNCIA DA COMPUTAÇÃO UFCG |
Programa de Pós-Graduação: |
Não Informado pela instituição
|
Departamento: |
Não Informado pela instituição
|
País: |
Não Informado pela instituição
|
Palavras-chave em Português: | |
Link de acesso: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10185 |
Resumo: | Este trabalho descreve o projeto e a implementação de um processador frontal de comunicação (PFC) para as redes tipo MAP. Na primeira parte do trabalho e apresentado o desenvolvimento do hardware na forma de uma placa para o super-microcomputador de proposito geral PP (Processador Preferencial) desenvolvido pela Telebras. Esta placa dispõe de um microprocessador de 16 bits, um circuito integrado controlador de rede, e ate 512 kbytes de memoria. A segunda parte do trabalho descreve o núcleo multi-tarefa desenvolvido, chamado Executivo, que e projetado especificamente para este hardware e otimizado para operação em tempo real e para o suporte da implantação de protocolos segundo o padrão RM OSI/ISO. 0 Executivo oferece serviços de gerenciamento de tarefa, de comunicação inter-tarefa, de temporização e de alocação dinâmica de memoria. A terceira parte do trabalho descreve a implementação das camadas LLC ("Logic Link Control") e MAC ("Media Access Control") visando a implantação de protocolos segundo a arquitetura mini-MAP. Estas duas camadas são implementadas como uma única tarefa que e executada sob o Executivo. |