Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro®
Main Author: | |
---|---|
Publication Date: | 2006 |
Format: | Master thesis |
Language: | por |
Source: | Repositório Institucional da UFPE |
Download full: | https://repositorio.ufpe.br/handle/123456789/2614 |
Summary: | O presente trabalho propõe uma metodologia de baixo custo para depuração de projetos de sistemas digitais em FPGAs. Esta abordagem oferece um ambiente para a depuração de projetos baseados em FPGAs. A metodologia utiliza o padrão JTAG para fazer o readback dos sinais resultantes da simulação do projeto do usuário. Já a visualização dos sinais é feita por meio do ambiente ChipScope Pro® da Xilinx®. No entanto não é possível, com o ChipScope Pro, injetar vetores de teste, nem definir break points. Sendo assim um componente de hardware (módulo injetor de vetores) foi desenvolvido para controlar a injeção dos vetores no projeto do usuário. Uma interface gráfica também foi criada, permitindo a definição e envio dos vetores por meio da porta paralela de um PC hospedeiro. Os vetores de teste são definidos em alto nível por meio de um arquivo texto, contendo parâmetros de simulação. O arquivo residente no computador hospedeiro é posteriormente enviado para o FPGA alvo, via porta paralela. Foram utilizados dois módulos como estudo de caso para validação da metodologia. O primeiro faz uso de um protocolo de controle de acesso a memória por dispositivos de I/O. Já o segundo utiliza uma USART, a qual foi desenvolvida pela equipe do projeto Brazil-Ip/Fênix. Bons resultados foram alcançados e estão apresentados nesta dissertação |
id |
UFPE_bc1a8efec3d068df34ee05f1c562cb46 |
---|---|
oai_identifier_str |
oai:repositorio.ufpe.br:123456789/2614 |
network_acronym_str |
UFPE |
network_name_str |
Repositório Institucional da UFPE |
repository_id_str |
2221 |
spelling |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro®Arquitetura de computadoresReconfiguraçãoFPGAO presente trabalho propõe uma metodologia de baixo custo para depuração de projetos de sistemas digitais em FPGAs. Esta abordagem oferece um ambiente para a depuração de projetos baseados em FPGAs. A metodologia utiliza o padrão JTAG para fazer o readback dos sinais resultantes da simulação do projeto do usuário. Já a visualização dos sinais é feita por meio do ambiente ChipScope Pro® da Xilinx®. No entanto não é possível, com o ChipScope Pro, injetar vetores de teste, nem definir break points. Sendo assim um componente de hardware (módulo injetor de vetores) foi desenvolvido para controlar a injeção dos vetores no projeto do usuário. Uma interface gráfica também foi criada, permitindo a definição e envio dos vetores por meio da porta paralela de um PC hospedeiro. Os vetores de teste são definidos em alto nível por meio de um arquivo texto, contendo parâmetros de simulação. O arquivo residente no computador hospedeiro é posteriormente enviado para o FPGA alvo, via porta paralela. Foram utilizados dois módulos como estudo de caso para validação da metodologia. O primeiro faz uso de um protocolo de controle de acesso a memória por dispositivos de I/O. Já o segundo utiliza uma USART, a qual foi desenvolvida pela equipe do projeto Brazil-Ip/Fênix. Bons resultados foram alcançados e estão apresentados nesta dissertaçãoUniversidade Federal de PernambucoLIMA, Manoel Eusébio deRAMOS, Marco Antonio Dantas2014-06-12T15:59:39Z2014-06-12T15:59:39Z2006info:eu-repo/semantics/publishedVersioninfo:eu-repo/semantics/masterThesisapplication/pdfAntonio Dantas Ramos, Marco; Eusébio de Lima, Manoel. Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro®. 2006. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2006.https://repositorio.ufpe.br/handle/123456789/2614porAttribution-NonCommercial-NoDerivs 3.0 Brazilhttp://creativecommons.org/licenses/by-nc-nd/3.0/br/info:eu-repo/semantics/openAccessreponame:Repositório Institucional da UFPEinstname:Universidade Federal de Pernambuco (UFPE)instacron:UFPE2019-10-25T15:57:50Zoai:repositorio.ufpe.br:123456789/2614Repositório InstitucionalPUBhttps://repositorio.ufpe.br/oai/requestattena@ufpe.bropendoar:22212019-10-25T15:57:50Repositório Institucional da UFPE - Universidade Federal de Pernambuco (UFPE)false |
dc.title.none.fl_str_mv |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
title |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
spellingShingle |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® RAMOS, Marco Antonio Dantas Arquitetura de computadores Reconfiguração FPGA |
title_short |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
title_full |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
title_fullStr |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
title_full_unstemmed |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
title_sort |
Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro® |
author |
RAMOS, Marco Antonio Dantas |
author_facet |
RAMOS, Marco Antonio Dantas |
author_role |
author |
dc.contributor.none.fl_str_mv |
LIMA, Manoel Eusébio de |
dc.contributor.author.fl_str_mv |
RAMOS, Marco Antonio Dantas |
dc.subject.por.fl_str_mv |
Arquitetura de computadores Reconfiguração FPGA |
topic |
Arquitetura de computadores Reconfiguração FPGA |
description |
O presente trabalho propõe uma metodologia de baixo custo para depuração de projetos de sistemas digitais em FPGAs. Esta abordagem oferece um ambiente para a depuração de projetos baseados em FPGAs. A metodologia utiliza o padrão JTAG para fazer o readback dos sinais resultantes da simulação do projeto do usuário. Já a visualização dos sinais é feita por meio do ambiente ChipScope Pro® da Xilinx®. No entanto não é possível, com o ChipScope Pro, injetar vetores de teste, nem definir break points. Sendo assim um componente de hardware (módulo injetor de vetores) foi desenvolvido para controlar a injeção dos vetores no projeto do usuário. Uma interface gráfica também foi criada, permitindo a definição e envio dos vetores por meio da porta paralela de um PC hospedeiro. Os vetores de teste são definidos em alto nível por meio de um arquivo texto, contendo parâmetros de simulação. O arquivo residente no computador hospedeiro é posteriormente enviado para o FPGA alvo, via porta paralela. Foram utilizados dois módulos como estudo de caso para validação da metodologia. O primeiro faz uso de um protocolo de controle de acesso a memória por dispositivos de I/O. Já o segundo utiliza uma USART, a qual foi desenvolvida pela equipe do projeto Brazil-Ip/Fênix. Bons resultados foram alcançados e estão apresentados nesta dissertação |
publishDate |
2006 |
dc.date.none.fl_str_mv |
2006 2014-06-12T15:59:39Z 2014-06-12T15:59:39Z |
dc.type.status.fl_str_mv |
info:eu-repo/semantics/publishedVersion |
dc.type.driver.fl_str_mv |
info:eu-repo/semantics/masterThesis |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.uri.fl_str_mv |
Antonio Dantas Ramos, Marco; Eusébio de Lima, Manoel. Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro®. 2006. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2006. https://repositorio.ufpe.br/handle/123456789/2614 |
identifier_str_mv |
Antonio Dantas Ramos, Marco; Eusébio de Lima, Manoel. Uma metodologia para depuração de hardware, usando a ferramenta de CADChipsScope Pro®. 2006. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2006. |
url |
https://repositorio.ufpe.br/handle/123456789/2614 |
dc.language.iso.fl_str_mv |
por |
language |
por |
dc.rights.driver.fl_str_mv |
Attribution-NonCommercial-NoDerivs 3.0 Brazil http://creativecommons.org/licenses/by-nc-nd/3.0/br/ info:eu-repo/semantics/openAccess |
rights_invalid_str_mv |
Attribution-NonCommercial-NoDerivs 3.0 Brazil http://creativecommons.org/licenses/by-nc-nd/3.0/br/ |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Universidade Federal de Pernambuco |
publisher.none.fl_str_mv |
Universidade Federal de Pernambuco |
dc.source.none.fl_str_mv |
reponame:Repositório Institucional da UFPE instname:Universidade Federal de Pernambuco (UFPE) instacron:UFPE |
instname_str |
Universidade Federal de Pernambuco (UFPE) |
instacron_str |
UFPE |
institution |
UFPE |
reponame_str |
Repositório Institucional da UFPE |
collection |
Repositório Institucional da UFPE |
repository.name.fl_str_mv |
Repositório Institucional da UFPE - Universidade Federal de Pernambuco (UFPE) |
repository.mail.fl_str_mv |
attena@ufpe.br |
_version_ |
1834468079168389120 |