Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera

Bibliographic Details
Main Author: Cabral, José
Publication Date: 1996
Language: por
Source: Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
Download full: http://hdl.handle.net/1822/1513
Summary: O documento apresenta a descrição de um Sistema desenvolvido para efectuar o teste de Algoritmos de Recuperação de Relógio de Serviços de Débito Binário Constante, em Redes ATM. O Hardware desenvolvido foi essencialmente suportado por dispositivos lógicos programáveis do tipo EPLD (Família 7000) do fabricante Altera. O sistema apresentado constitui um exemplo prático de aplicação destes componentes no desenvolvimento de sistemas constituídos maioritariamente por funções lógicas (e.g. equações booleanas, circuitos sequenciais, máquinas de estado). O sistema de desenvolvimento MAXPLUS II não só permitiu desenhar os blocos funcionais como também simular o seu funcionamento (lógico e temporal). Com efeito, esta ferramenta permite economizar gastos de tempo no test and debugging necessários no desenvolvimento destes sistemas num passado bem recente. A descrição exaustiva do sistema não será feita neste contexto uma vez que o objectivo deste documento é evidenciar as particularidades das ferramentas do sistema e mostrar alguns exemplos de implementação tais como: Máquinas de Estado, Circuitos Combinatórios e Sequenciais (e.g. Contadores, Shift-Registers), Circuitos Aritméticos e Multiplexers. O documento está estruturado em 6 secções. Nas duas primeiras é efectuado o enquadramento do sistema desenvolvido na área das redes de comunicação de banda larga além da descrição funcional do sistema e suas aplicações. Na secção 3 é feita a introdução aos dispositivos lógicos programáveis usados (EPM7096LC-12) e na secção 4 são apresentados alguns exemplos de funções implementadas. A secção 5 apresenta alguns exemplos do uso da ferramenta de simulação comparando os resultados desta com os verificados experimentalmente. Finalmente são apresentadas algumas conclusões, evidenciando as vantagens do uso deste tipo de componentes.
id RCAP_bff504cdd0de2019c9c99f42e63afb5a
oai_identifier_str oai:repositorium.sdum.uminho.pt:1822/1513
network_acronym_str RCAP
network_name_str Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
repository_id_str https://opendoar.ac.uk/repository/7160
spelling Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da AlteraPLDLógica programávelO documento apresenta a descrição de um Sistema desenvolvido para efectuar o teste de Algoritmos de Recuperação de Relógio de Serviços de Débito Binário Constante, em Redes ATM. O Hardware desenvolvido foi essencialmente suportado por dispositivos lógicos programáveis do tipo EPLD (Família 7000) do fabricante Altera. O sistema apresentado constitui um exemplo prático de aplicação destes componentes no desenvolvimento de sistemas constituídos maioritariamente por funções lógicas (e.g. equações booleanas, circuitos sequenciais, máquinas de estado). O sistema de desenvolvimento MAXPLUS II não só permitiu desenhar os blocos funcionais como também simular o seu funcionamento (lógico e temporal). Com efeito, esta ferramenta permite economizar gastos de tempo no test and debugging necessários no desenvolvimento destes sistemas num passado bem recente. A descrição exaustiva do sistema não será feita neste contexto uma vez que o objectivo deste documento é evidenciar as particularidades das ferramentas do sistema e mostrar alguns exemplos de implementação tais como: Máquinas de Estado, Circuitos Combinatórios e Sequenciais (e.g. Contadores, Shift-Registers), Circuitos Aritméticos e Multiplexers. O documento está estruturado em 6 secções. Nas duas primeiras é efectuado o enquadramento do sistema desenvolvido na área das redes de comunicação de banda larga além da descrição funcional do sistema e suas aplicações. Na secção 3 é feita a introdução aos dispositivos lógicos programáveis usados (EPM7096LC-12) e na secção 4 são apresentados alguns exemplos de funções implementadas. A secção 5 apresenta alguns exemplos do uso da ferramenta de simulação comparando os resultados desta com os verificados experimentalmente. Finalmente são apresentadas algumas conclusões, evidenciando as vantagens do uso deste tipo de componentes.Universidade do MinhoCabral, José1996-11-261996-11-26T00:00:00Zconference paperinfo:eu-repo/semantics/publishedVersionapplication/pdfhttp://hdl.handle.net/1822/1513porENCONTRO NACIONAL DE UTILIZADORES DE LÓGICA PROGRAMÁVEL, 1, Lisboa, 1996.info:eu-repo/semantics/openAccessreponame:Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)instname:FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologiainstacron:RCAAP2024-05-11T05:58:29Zoai:repositorium.sdum.uminho.pt:1822/1513Portal AgregadorONGhttps://www.rcaap.pt/oai/openaireinfo@rcaap.ptopendoar:https://opendoar.ac.uk/repository/71602025-05-28T15:36:42.742085Repositórios Científicos de Acesso Aberto de Portugal (RCAAP) - FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologiafalse
dc.title.none.fl_str_mv Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
title Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
spellingShingle Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
Cabral, José
PLD
Lógica programável
title_short Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
title_full Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
title_fullStr Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
title_full_unstemmed Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
title_sort Sistema de teste de algoritmos de recuperação de relógio em redes ATM: uso de componentes do tipo EPLD da Altera
author Cabral, José
author_facet Cabral, José
author_role author
dc.contributor.none.fl_str_mv Universidade do Minho
dc.contributor.author.fl_str_mv Cabral, José
dc.subject.por.fl_str_mv PLD
Lógica programável
topic PLD
Lógica programável
description O documento apresenta a descrição de um Sistema desenvolvido para efectuar o teste de Algoritmos de Recuperação de Relógio de Serviços de Débito Binário Constante, em Redes ATM. O Hardware desenvolvido foi essencialmente suportado por dispositivos lógicos programáveis do tipo EPLD (Família 7000) do fabricante Altera. O sistema apresentado constitui um exemplo prático de aplicação destes componentes no desenvolvimento de sistemas constituídos maioritariamente por funções lógicas (e.g. equações booleanas, circuitos sequenciais, máquinas de estado). O sistema de desenvolvimento MAXPLUS II não só permitiu desenhar os blocos funcionais como também simular o seu funcionamento (lógico e temporal). Com efeito, esta ferramenta permite economizar gastos de tempo no test and debugging necessários no desenvolvimento destes sistemas num passado bem recente. A descrição exaustiva do sistema não será feita neste contexto uma vez que o objectivo deste documento é evidenciar as particularidades das ferramentas do sistema e mostrar alguns exemplos de implementação tais como: Máquinas de Estado, Circuitos Combinatórios e Sequenciais (e.g. Contadores, Shift-Registers), Circuitos Aritméticos e Multiplexers. O documento está estruturado em 6 secções. Nas duas primeiras é efectuado o enquadramento do sistema desenvolvido na área das redes de comunicação de banda larga além da descrição funcional do sistema e suas aplicações. Na secção 3 é feita a introdução aos dispositivos lógicos programáveis usados (EPM7096LC-12) e na secção 4 são apresentados alguns exemplos de funções implementadas. A secção 5 apresenta alguns exemplos do uso da ferramenta de simulação comparando os resultados desta com os verificados experimentalmente. Finalmente são apresentadas algumas conclusões, evidenciando as vantagens do uso deste tipo de componentes.
publishDate 1996
dc.date.none.fl_str_mv 1996-11-26
1996-11-26T00:00:00Z
dc.type.driver.fl_str_mv conference paper
dc.type.status.fl_str_mv info:eu-repo/semantics/publishedVersion
status_str publishedVersion
dc.identifier.uri.fl_str_mv http://hdl.handle.net/1822/1513
url http://hdl.handle.net/1822/1513
dc.language.iso.fl_str_mv por
language por
dc.relation.none.fl_str_mv ENCONTRO NACIONAL DE UTILIZADORES DE LÓGICA PROGRAMÁVEL, 1, Lisboa, 1996.
dc.rights.driver.fl_str_mv info:eu-repo/semantics/openAccess
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv application/pdf
dc.source.none.fl_str_mv reponame:Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
instname:FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
instacron:RCAAP
instname_str FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
instacron_str RCAAP
institution RCAAP
reponame_str Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
collection Repositórios Científicos de Acesso Aberto de Portugal (RCAAP)
repository.name.fl_str_mv Repositórios Científicos de Acesso Aberto de Portugal (RCAAP) - FCCN, serviços digitais da FCT – Fundação para a Ciência e a Tecnologia
repository.mail.fl_str_mv info@rcaap.pt
_version_ 1833595424254984192